色偷偷偷亚洲综合网另类,亚洲欧美另类在线观看,欧美午夜激情在线,久久久精品一区


FPGA硬件系統設計實用技巧

分享到:
           

    FPGA的硬件設計不同于DSP和ARM系統,比較靈活和自由,只要設計好專用管腳的電路,通用I/O的連接可以自己定義。華清遠見fpga培訓就來給大家介紹一些FPGA電路設計中會用到的特殊技巧做參考。

    1、管腳兼容性設計

    前面的內容提到過,FPGA在芯片選項的時候要盡量選擇兼容性好的封裝。那么,在硬件電路設計時,就要考慮如何兼容多種芯片的問題。

    例如,紅色颶風II代-Altera的開發板就是兼容了EP1C6Q240和EP1C12Q240兩個型號的FPGA。這兩個芯片有12個I/O管腳定義是不同的。在EP1C6Q240芯片上,這12個I/O是通用I/O管腳,而在EP1C12Q240芯片上,它們是電源和地信號。

    為了能保證兩個芯片在相同的電路板上都能工作,我們就必須按照EP1C12Q240的要求來把對應管腳連接到電源和地平面。因為,通用的I/O可以連接到電源或者地信號,但是電源或者地信號卻不能作為通用I/O。

    在相同封裝、兼容多個型號FPGA的設計中,一般的原則就是按照通用I/O數量少的芯片來設計電路。

    2、根據電路布局來分配管腳功能

    FPGA的通用I/O功能定義可以根據需要來指定。在電路圖設計的流程中,如果能夠根據PCB的布局來對應的調整原理圖中FPGA的管腳定義,就可以讓后期的布線工作更順利。

    例如,如圖2.1所示,SDRAM芯片在FPGA的左側。在FPGA的管腳分配的時候,應該把與SDRAM相關的信號安排在FPGA的左側管腳上。這樣,可以保證SDRAM信號的布線距離短,實現佳的信號完整性。

    3、預留測試點

    目前FPGA提供的I/O數量越來越多,除了能夠滿足設計需要的I/O外,還有一些剩余I/O沒有定義。這些I/O可以作為預留的測試點來使用。

    例如,在測試與FPGA相連的SDRAM工作時序狀態的時候,直接用示波器測量SDRAM相關管腳會很困難。而且SDRAM工作頻率較高,直接測量會引入額外的阻抗,影響SDRAM的正常工作。

    如果FPGA有預留的測試點,那么可以將要測試的信號從FPGA內部指定到這些預留的測試點上。這樣既能測試到這些信號的波形,又不會影響SDRAM的工作。

    如果電路測試過程中發現需要飛線才能解決問題,那么這些預留的測試點還可以作為飛線的過渡點。

華清遠見FPGA視頻教程免費下載


   熱點鏈接:

   1、嵌入式Android系統移植
   2、三種常見的FPGA結構
   3、FPGA從事的工作是什么
   4、FPGA是什么
   5、FPGA系統設計如何入門

更多新聞>> 

色偷偷偷亚洲综合网另类,亚洲欧美另类在线观看,欧美午夜激情在线,久久久精品一区
主站蜘蛛池模板: 97国产精品免费视频| 亚洲最大成人免费视频| 午夜精品视频在线| 欧美高清不卡在线| 午夜精品久久久久久99热| 午夜免费久久久久| 国产成人一区二区三区小说| 国产精品日韩在线一区| 亚洲成av人乱码色午夜| 伊人男人综合视频网| 美女国内精品自产拍在线播放| 欧美日韩一区二区在线| 98精品国产高清在线xxxx天堂| 国产精品久久久久久久久影视| 亚洲第一页在线| 中文字幕亚洲色图| 欧美国产日本在线| 国产精品国内视频| 亚洲欧美在线x视频| 欧美另类高清videos| 日本精品免费观看| 日韩精品一二三四区| 欧美成人午夜免费视在线看片| 97色伦亚洲国产| 亚洲一区二区三区毛片| 中文字幕久久亚洲| 久久久久久久电影一区| 久久国产精品久久久久久久久久| 欧美性猛xxx| 成人在线免费观看视视频| 色妞在线综合亚洲欧美| 青青青国产精品一区二区| 日韩成人在线观看| 欧美性色视频在线| 亚洲国产精品久久久久| 美女视频久久黄| 国产欧美日韩丝袜精品一区| 久久精品免费播放| 国产视频观看一区| 欧美日韩裸体免费视频| 亚洲高清色综合|